Præsentation er lastning. Vent venligst

Præsentation er lastning. Vent venligst

Øvelse 7.1 De 4 flip-flop typer S-R: Set-Reset D: Delay T: Toggle

Lignende præsentationer


Præsentationer af emnet: "Øvelse 7.1 De 4 flip-flop typer S-R: Set-Reset D: Delay T: Toggle"— Præsentationens transcript:

1 Øvelse 7.1 De 4 flip-flop typer S-R: Set-Reset D: Delay T: Toggle
J-K: Kan det hele S/R S/R Delay Toggle

2 Øvelse 7 - Tællere 74LS90, 74LS92, 74LS93,
tællere opbygget med J-K flip-flops Asynkron – propagation delay ≈ 10 nSek 74LS90 - Decimal 74LS92 - Duodecimal 74LS93 - Hexadecimal

3 Øvelse 7.3 – En generel tæller
Øvelse 7.2 – 4-bit tæller Ved hjælp af to 74LS76 kan man opbygge en 4-bit tæller svarende til en 74LS93. Den tæller til 16 (0..15) Øvelse 7.3 – En generel tæller 1 4 8 Lad os i stedet vælge at tælle til 13, altså Når de tre bits svarende til 8, 4 og 1 bliver sande vil kredsløbet blive nulstillet og dermed starte forfra med værdien 0. De to 74LS14 sørger for en lille forsinkelse mellem det tidspunkt hvor tælleren viser 13 og hvor den bliver nulstillet

4 Cleverscopes digitale kanaler

5 Zoom ind på trigger-punktet

6 Øvelse 7 - Tællere 74 LS193, tæller opbygget med T flip-flops
Synkron, alle bit skifter samtidigt

7 Øvelse 7.X/6.10 M L Karnaugh kort N K N L M Sekvens K = A L = A + C
AB C 00 01 11 10 K K+M L+M L 1 K+L+M L+M+N L M Sekvens Cts Terning A B C Lys i dioder 1 K 2 L 3 K+M 4 L+M 5 K+L+M 6 L+M+N K = A L = A + C M = B + C N = A * C +5V Hver lysdiode sin modstand K Der findes en endnu simplere løsning hvis sekvens ikke kræves☺

8 Øvelse 7.X/6.11 Sekvens Karnaugh kort R = D Y = C G = D * C 00 01 11
Cts A B C D Lys i dioder Red 1 2 3 4 Red+Yellow 5 6 Green 7 8 9 10 Yellow 11 Karnaugh kort AB CD 00 01 11 10 R G Y R+Y R = D Y = C G = D * C

9 Øvelse 7.4 Ringtæller - Skifteregister Nemt Pseudo random
Fjern inverter Gælder for skifteregistre med længde 2, 3, 4, 6, 7, 15, 31 – (2n-1) For 4 bits er sekvensen 1,3,7,15,14,13,10,5,11,6,12,9,2,4,8,1,3,… Bits Sekvenslængde År (2.5GHz clock) 15 32767 4.2E-13 31 2.7E-8 63 117 127 E+38 2.15E21 255 E+76 7.3E59 Big Bang 13.7E9 år

10 Øvelse 7.5/7.6 - Skifteregister
74LS96, opbygget med R-S flip-flops Synkron, alle bit skifter samtidigt Fælles Clock og Clear Individuel Preset Serielt Input (og Output)

11 Øvelse 7.5 RS232 Standarden Spændinger: -3 til -25 V +3 til +25 V

12 Øvelse 7.6 Sekvens A 8 databits Stop Start B C D E A B B A E C E C D D
Synkroniserings tæller 96 Signal Detektor 00, 76 Register 2x96 Bit Tæller 90 Lysdioder A B C E D Clock 2400 Hz Start Stop 8 databits A B C D E Sekvens A B E C D


Download ppt "Øvelse 7.1 De 4 flip-flop typer S-R: Set-Reset D: Delay T: Toggle"

Lignende præsentationer


Annoncer fra Google